Dispositivo lógico de programación compleja CPLD ATF1508AS-10JU84, ATF1508AS 128 celdas, 84 I/O, EEPROM 128 bloques, En
- Código RS:
- 177-1659
- Nº ref. fabric.:
- ATF1508AS-10JU84
- Fabricante:
- Microchip
Temporalmente fuera de stock. Disponible a partir del 23/04/2025, con entrega en 4 día(s) laborable(s).
Añadido
Precio Unidad
12,66 €
(exc. IVA)
15,32 €
(inc.IVA)
Unidades | Por unidad |
1 - 24 | 12,66 € |
25 - 99 | 12,26 € |
100 + | 11,84 € |
- Código RS:
- 177-1659
- Nº ref. fabric.:
- ATF1508AS-10JU84
- Fabricante:
- Microchip
Documentación Técnica
Legislación y Conformidad
- COO (País de Origen):
- PH
Datos del Producto
Microchip Technology CPLD
La familia Microchip Technology ATF1508AS, encapsulado PLCC, montaje en superficie, 84 contactos, alto rendimiento, un dispositivo lógico programable complejo de alta densidad (CPLD) es un dispositivo borrable eléctricamente. Tiene una tensión nominal entre 3,3 V y 5V. El (CPLD) está diseñado con 128 macrocélulas lógicas y hasta 84 entradas. Este dispositivo integra fácilmente lógica de varios PLD clásicos, de tipo TTL, SSI, MSI y LSI.
Características y ventajas
• 84 pines de E/S bidireccionales y cuatro pines de entrada dedicados dependiendo del tipo de paquete de dispositivo seleccionado
• tecnología advanced ee
• advanced power management
• Flip flops configurable D/T/Latch
• Tipo de memoria EEPROM
• Opciones de paquete verdes (sin Pb/haluro)
• Programación En el sistema (ISP) a través de JTAG
• reinicio de encendido integrado y restablecimiento de apagado
• Prueba de exploración de límites de JTAG
• la frecuencia de funcionamiento es 125MHz
• rango de temperaturas de funcionamiento entre -40°C y 85°C
• el retardo de pasador a pasador es de 7,5 ns
• el retardo de propagación es 10ns
• fusible de seguridad
• Tres pins de reloj globales
• tecnología advanced ee
• advanced power management
• Flip flops configurable D/T/Latch
• Tipo de memoria EEPROM
• Opciones de paquete verdes (sin Pb/haluro)
• Programación En el sistema (ISP) a través de JTAG
• reinicio de encendido integrado y restablecimiento de apagado
• Prueba de exploración de límites de JTAG
• la frecuencia de funcionamiento es 125MHz
• rango de temperaturas de funcionamiento entre -40°C y 85°C
• el retardo de pasador a pasador es de 7,5 ns
• el retardo de propagación es 10ns
• fusible de seguridad
• Tres pins de reloj globales
Aplicaciones
• diseños digitales
• diseñadores de productos electrónicos
• diseñadores de productos electrónicos
Especificaciones
Atributo | Valor |
---|---|
Nombre de la Familia | ATF1508AS |
Número de Macrocélulas | 128 |
Número de E/Ss del Usuario | 84 |
Tipo de Memoria | EEPROM |
Número de Bloques/Elementos Lógicos | 128 |
Programabilidad en Sistema | En el sistema |
Tipo de Montaje | Montaje superficial |
Tipo de Encapsulado | PLCC |
Temperatura de Funcionamiento Mínima | -40 °C |
Conteo de Pines | 84 |
Temperatura Máxima de Funcionamiento | +85 °C |
Retardo de Propagación | 10ns |
Control de Habilitación de Salida Individual | Sí |
Dimensiones | 29.41 x 29.41 x 4.06mm |
Altura | 4.06mm |
Tensión de Alimentación Máxima de Funcionamiento | 5,5 V |
Longitud | 29.41mm |
Condición de Prueba de Retardo de Propagación | 35pF |
Soporte de Reprogramabilidad | Sí |
Tensión de Alimentación de Funcionamiento Mínima | 4,5 V |
Ancho | 29.41mm |
Enlaces relacionados
- Dispositivo lógico de programación compleja CPLD ATF1508AS-10AU100...
- CPLD ATF1504AS-10JU84 64 I/O En el sistema PLCC 84 pines 10ns
- Dispositivo lógico de programación compleja CPLD ATF1504AS-10AU100...
- Dispositivo lógico de programación compleja CPLD ATF1502AS-10AU44...
- Dispositivo lógico de programación compleja CPLD...
- Dispositivo lógico de programación compleja CPLD ATF16V8B-10JU 18 I/O En el
- Dispositivo lógico de programación compleja CPLD ATF750CL-15PU 22...
- Dispositivo lógico de programación compleja CPLD ATF750CL-15JU 22...