Procesador de señal digital DSPIC33FJ64GS606-I/MR, AEC-Q100 40MHZ 16bit 9 kB RAM, 64 kB Flash, QFN 64 pines 1 (16 x 10
- Código RS:
- 177-1599
- Nº ref. fabric.:
- DSPIC33FJ64GS606-I/MR
- Fabricante:
- Microchip
Producto Descatalogado
- Código RS:
- 177-1599
- Nº ref. fabric.:
- DSPIC33FJ64GS606-I/MR
- Fabricante:
- Microchip
Documentación Técnica
Legislación y Conformidad
- COO (País de Origen):
- US
Datos del Producto
Los dispositivos DsPIC33F se han diseñado para ejecutar algoritmos de filtro digital y bucles de control digital de precisión y alta velocidad, por lo que son ideales para aplicaciones en las que se necesita un alto rendimiento bajo presión
Rango de funcionamiento:
Funcionamiento de hasta 40 MIPS (a 3,0-3,6 V)
3,0 V a 3,6 V, –40 °C a +150 °C, dc a 20 MIPS
3,0 V a 3,6 V, –40 °C a +125 °C, dc a 40 MIPS
Compatible con I2C™ con modo esclavo/maestro múltiple completo, enmascaramiento de dirección esclava, direccionamiento de 7 bits y 10 bits, acondicionamiento de señal integrado y detección de colisión de bus
UART (hasta dos módulos) con soporte para bus LIN, IrDA® y control de flujo de hardware con CTS y RTS
Módulo CAN mejorado (ECAN) (1 Mbaud) compatible con 2.0B
Puerto maestro/esclavo paralelo (PMP/EPSP)
Comprobación de redundancia cíclica programable (CRC)
Compatibilidad con desarrollo de depurador
Programación en circuito y en aplicación
Dos puntos de interrupción de programa
Reloj de tiempo de funcionamiento y señal
Funcionamiento de hasta 40 MIPS (a 3,0-3,6 V)
3,0 V a 3,6 V, –40 °C a +150 °C, dc a 20 MIPS
3,0 V a 3,6 V, –40 °C a +125 °C, dc a 40 MIPS
Compatible con I2C™ con modo esclavo/maestro múltiple completo, enmascaramiento de dirección esclava, direccionamiento de 7 bits y 10 bits, acondicionamiento de señal integrado y detección de colisión de bus
UART (hasta dos módulos) con soporte para bus LIN, IrDA® y control de flujo de hardware con CTS y RTS
Módulo CAN mejorado (ECAN) (1 Mbaud) compatible con 2.0B
Puerto maestro/esclavo paralelo (PMP/EPSP)
Comprobación de redundancia cíclica programable (CRC)
Compatibilidad con desarrollo de depurador
Programación en circuito y en aplicación
Dos puntos de interrupción de programa
Reloj de tiempo de funcionamiento y señal
Especificaciones
Atributo | Valor |
---|---|
Frecuencia Máxima | 40MHZ |
Serie | DSPIC |
Millones de Instrucciones por Segundo del Dispositivo | 50MIPS |
Ancho del Bus de Datos | 16bit |
Tamaño RAM | 9 kB |
Arquitectura del Conjunto de Instrucciones | C |
Tamaño de la Memoria del Programa | 64 kB |
Tipo de Memoria del Programa | Flash |
Formato Numérico y Aritmético | ALU |
Tipo de Montaje | Montaje superficial |
Tipo de Encapsulado | QFN |
Conteo de Pines | 64 |
Tensión de Alimentación de Funcionamiento Típica | 3,3 V |
Número de Canales UART | 2 |
Número de Temporizadores | 2 |
Número de Canales I2C | 2 |
Número de Canales CAN | 1 |
Resolución de Convertidor Analógico-Digital | 10bit |
Temperatura de Funcionamiento Mínima | -40 °C |
Canales de Convertidor Analógico-Digital | 16 |
Temporizadores | 1 (2 x 32 bits), 1 (5 x 16 bits) |
Ancho | 9mm |
Canales PWM | 6 |
Altura | 0.95mm |
Convertidores Analógico-Digital | 1 (16 x 10 bits) |
Longitud | 9mm |
Estándar de automoción | AEC-Q100 |
Número de Unidades PWM | 1 |
Temperatura Máxima de Funcionamiento | +85 °C |
Número de Canales SPI | 2 |
Modulación de Ancho de Pulso | 1 (6 canales) |
Dimensiones | 9 x 9 x 0.95mm |
Número de Unidades ADC | 1 |
Resolución del Temporizador | 16 bit, 32bit |