- Código RS:
- 184-4768
- Nº ref. fabric.:
- M74VHC1G132DTT1G
- Fabricante:
- onsemi
2800 Disponible para entrega en 24/48 horas
Añadido
Precio unitario (Suministrado en múltiplos de 100)
0,125 €
(exc. IVA)
0,151 €
(inc.IVA)
Unidades | Por unidad | Por Pack* |
100 - 900 | 0,125 € | 12,50 € |
1000 - 2900 | 0,086 € | 8,60 € |
3000 - 8900 | 0,066 € | 6,60 € |
9000 - 23900 | 0,061 € | 6,10 € |
24000 + | 0,06 € | 6,00 € |
*precio indicativo |
- Código RS:
- 184-4768
- Nº ref. fabric.:
- M74VHC1G132DTT1G
- Fabricante:
- onsemi
Documentación Técnica
Legislación y Conformidad
- COO (País de Origen):
- MY
Datos del Producto
Familia 74VHC1G, ON Semiconductor
Gama de lógica CMOS avanzada de alta velocidad con puerta de silicio 74VHC de ON Semiconductor que ofrece un funcionamiento de alta velocidad similar a su equivalente Bipolar Schottky TTL, al mismo tiempo que conserva los beneficios de la baja disipación de potencia de CMOS.
Lógica CMOS avanzada de alta velocidad y baja potencia
Rango de tensión de funcionamiento: 2,0 → 5,5 V
Entradas tolerantes de 7 V
Encapsulado con una sola puerta
Rango de tensión de funcionamiento: 2,0 → 5,5 V
Entradas tolerantes de 7 V
Encapsulado con una sola puerta
The MC74VHC1G132 is a single gate CMOS Schmitt NAND trigger fabricated with silicon gate CMOS technology. It achieves high speed operation similar to equivalent Bipolar Schottky TTL while maintaining CMOS low power dissipation. The internal circuit is composed of three stages, including a buffer output which provides high noise immunity and stable output. The MC74VHC1G132 input structure provides protection when voltages up to 7V are applied, regardless of the supply voltage. This allows the MC74VHC1G132 to be used to interface 5V circuits to 3V circuits. The MC74VHC1G132 can be used to enhance noise immunity or to square up slowly changing waveforms.
High Speed: tPD = 3.6ns (Typ) at VCC = 5V
Low Power Dissipation: ICC = 1μA (Max) at TA = 25°C
Power Down Protection Provided on Inputs
Balanced Propagation Delays
Pin and Function Compatible with Other Standard Logic Families
Chip Complexity: FETs = 68, Equivalent Gates = 16
Low Power Dissipation: ICC = 1μA (Max) at TA = 25°C
Power Down Protection Provided on Inputs
Balanced Propagation Delays
Pin and Function Compatible with Other Standard Logic Families
Chip Complexity: FETs = 68, Equivalent Gates = 16
Familia 74VHC
Especificaciones
Atributo | Valor |
---|---|
Función Lógica | NAND |
Tipo de Montaje | Montaje superficial |
Número de Elementos | 1 |
Number of Inputs per Gate | 1 |
Entrada de disparador Schmitt | Sí |
Tipo de Encapsulado | TSOP |
Conteo de Pines | 5 |
Familia Lógica | 74VHC |
Tipo de Entrada | Schmitt Trigger |
Tensión de Alimentación Máxima de Funcionamiento | 5.5 V |
Tipo de Retardo de Propagación Máxima @ CL Máximo | 19.6ns |
Tensión de Alimentación de Funcionamiento Mínima | 2 V |
Ancho | 1.65mm |
Temperatura de Funcionamiento Mínima | -55 °C |
Dimensiones | 3.15 x 1.65 x 1mm |
Condición de Prueba de Retardo de Propagación | 50pF |
Estándar de automoción | AEC-Q100 |
Longitud | 3.15mm |
Altura | 1mm |
Temperatura Máxima de Funcionamiento | +125 °C |
Enlaces relacionados
- AEC-Q100 Y: Puerta lógica 74VHC CMOS Dual 8mA TSSOP 14 pines 4
- AEC-Q100 O: Puerta lógica 74VHC CMOS Quad 8mA TSSOP 14 pines 2
- AEC-Q100 Y: Puerta lógica 74VHC, SOT-353 5 pines 1
- AEC-Q100 Y: Puerta lógica 74VHC CMOS Quad 8mA TSSOP 14 pines 2
- NAND: Puerta lógica HC, CMOS 2.6mA TSOP 5 pines 2 No
- AEC-Q100 NAND: Puerta lógica Búfer Dual 4.2mA SOIC 14 pines 4
- AEC-Q100 NAND: Puerta lógica 74VHC CMOS Dual 8mA TSSOP 14 pines 4
- AEC-Q100 NAND: Puerta lógica 74HC LSTTL Quad 5.2mA SOIC 14 pines 2