Receptor LVDS, SN65LVDT34D, Quad, CMOS, ECL, LVCMOS, LVDS, LVECL, LVPECL, PECL, LVTTL, 400Mbps, SOIC, 8-Pines
- Código RS:
- 162-5260
- Nº ref. fabric.:
- SN65LVDT34D
- Fabricante:
- Texas Instruments
- Código RS:
- 162-5260
- Nº ref. fabric.:
- SN65LVDT34D
- Fabricante:
- Texas Instruments
Documentación Técnica
Legislación y Conformidad
Datos del Producto
Receptores de línea LVDS, Texas Instruments
Una gama de receptores de línea diferencial para la transmisión de datos digitales equilibrada o no equilibrada a través de redes LVDS de Texas Instruments.
Comunicación LVDS
La señalización de diferencial de baja tensión, o LVDS, es un sistema de señalización eléctrica que puede funcionar con velocidades muy altas sobre cables de cobre de par trenzado.
Aplicaciones: Firewire, SATA, SCSI
Especificaciones
Atributo | Valor |
---|---|
Número de Drivers | 4 |
Tipo de Entrada | CMOS, ECL, LVCMOS, LVDS, LVECL, LVPECL, PECL |
Tipo de Salida | LVTTL |
Interfaz | Circuito integrado del receptor |
Índice de Transmisión de Datos | 400Mbps |
Número de Elementos por Chip | 4 |
Tipo de Montaje | Montaje superficial |
Tipo de Encapsulado | SOIC |
Conteo de Pines | 8 |
Tensión Umbral de Nivel Alto de Entrada Diferencial | -50mV |
Tensión Umbral de Nivel Bajo de Entrada Diferencial | -50mV |
Dimensiones | 4.9 x 3.91 x 1.58mm |
Altura | 1.58mm |
Longitud | 4.9mm |
Tensión de Alimentación Máxima de Funcionamiento | 3,6 V |
Tensión de Alimentación de Funcionamiento Mínima | 3 V |
Temperatura de Funcionamiento Mínima | -40 °C |
Ancho | 3.91mm |
Temperatura Máxima de Funcionamiento | +85 °C |
Enlaces relacionados
- Línea de retardo NB6L295MMNG CML LVPECL LVPECL LVTTL, QFN 24-Pines
- Línea de retardo NB6L295MNG CML LVPECL LVPECL LVTTL, QFN 24-Pines
- Traductor NB6L11SMNG CML LVDS LVTTL LVDS 16-Pines
- Receptor LVDS LVTTL, 400Mbps
- Transmisor LVDS Dual LVDS TSSOP, 16-Pines
- Receptor LVDS Dual 400Mbps
- Transceptor LVDS LVTTL 400Mbps
- Receptor LVDS Dual ECL LVDS LVPECL LVTTL SOIC, 8-Pines