Receptor LVDS, DS90CF364AMTD/NOPB, 21-Bits, 1300Mbps, Triple, TSSOP, 48-Pines

Documentación Técnica
Legislación y Conformidad
Certificado de conformidad RoHS
Datos del Producto

Serializador/deserializador FlatLink/FPD-Link, Texas Instruments

Transmisores LVDS para su uso con enlaces FPD de 24 bits (display de panel plano) que funcionan a 65 y 85 MHz.

Entradas LVCMOS/LVTTL
Funcionamiento de baja potencia de 3,3 V
Reloj de datos de transmisor PLL
Cumple el estándar TIA/EIA-644 LVDS

Comunicación LVDS

La señalización de diferencial de baja tensión, o LVDS, es un sistema de señalización eléctrica que puede funcionar con velocidades muy altas sobre cables de cobre de par trenzado.

Aplicaciones: Firewire, SATA, SCSI

Especificaciones
Atributo Valor
Número de Drivers 21
Tipo de Entrada LVDS
Tipo de Salida CMOS, TTL
Índice de Transmisión de Datos 1300Mbps
Número de Elementos por Chip 3
Tipo de Montaje Montaje superficial
Tipo de Encapsulado TSSOP
Conteo de Pines 48
Tensión Umbral de Nivel Alto de Entrada Diferencial 100mV
Tensión Umbral de Nivel Bajo de Entrada Diferencial -100mV
Dimensiones 12.5 x 6.1 x 0.9mm
Altura 0.9mm
Longitud 12.5mm
Tensión de Alimentación Máxima de Funcionamiento 3,6 V
Tensión de Alimentación de Funcionamiento Mínima 3 V
Temperatura Máxima de Funcionamiento +70 °C
Ancho 6.1mm
Temperatura de Funcionamiento Mínima -10 °C
Producto Descatalogado