Latch 74HC273D,653, Biestable tipo D SOIC 20 pines

Subtotal (1 bobina de 2000 unidades)*

514,00 €

(exc. IVA)

622,00 €

(inc.IVA)

Add to Basket
Selecciona o escribe la cantidad
Agotado temporalmente
  • Envío desde el 24 de junio de 2026
¿Necesitas comprar más? Introduce la nueva cantidad y clica en "Consultar fechas de entrega"
Unidad(es)
Por unidad
Por Bobina*
2000 +0,257 €514,00 €

*precio indicativo

Código RS:
170-7978
Nº ref. fabric.:
74HC273D,653
Fabricante:
Nexperia
Encuentra productos similares seleccionando uno o varios atributos.
Seleccionar todo

Marca

Nexperia

Familia Lógica

74HC

Número de Elementos por Chip

8

Tipo de Salida

Biestable tipo D

Tipo de Montaje

Montaje superficial

Tipo de Encapsulado

SO

Conteo de Pines

20

Set/Reset

Reajuste principal

Dimensiones

13 x 7.6 x 2.45mm

Altura

2.45mm

Longitud

13mm

Temperatura de Funcionamiento Mínima

-40 °C

Tensión de Alimentación Máxima de Funcionamiento

6 V

Ancho

7.6mm

Temperatura Máxima de Funcionamiento

+125 °C

Tensión de Alimentación de Funcionamiento Mínima

2 V

Registros y biestables de la familia 74HC, Nexperia


Una gama de registros y biestables NXP de la familia 74HC de los CI de lógica CMOS. La familia 74HC utiliza tecnología CMOS de puerta de silicio para lograr velocidades de funcionamiento similares a las de la familia LSTTL, pero con el bajo consumo de potencia de los circuitos integrados CMOS estándar.

Lógica CMOS de alta velocidad
Tensión de funcionamiento: 2 a 6 V
Compatibilidad: entrada CMOS, salida CMOS

74HC273, 74HCT273 es un bioestable tipo D con disparo en flanco positivo octal. El dispositivo dispone de entradas de reloj (CP) y restablecimiento principal (MR). Las salidas Qn asumirán el estado de sus correspondientes entradas Dn que cumplen los requisitos de configuración y tiempo de retención en la transición de reloj (CP) de BAJO a ALTO. Un valor BAJO en MR obliga a que las salidas se establezcan en BAJO independientemente de las entradas de datos y reloj. Las entradas incluyen diodos de bloqueo. Esto permite el uso de resistencias de limitación de corriente para la conexión de entradas con tensiones por encima de VCC.

Aplicaciones mixtas, 5 V y 3,3 V
Integridad de señal mejorada con resistencias de terminación integradas
Inmunidad de ruido alto
Distribución de contactos fluida para facilitar el diseño
Amplio rango de tensión de entrada
Retardo de propagación baja
Opciones de entrada tolerantes a sobretensión
Opciones de resistencia de terminación de fuente integrada
Opciones de retención de bus
Aplicaciones clave
División de frecuencia
Retardos controlados
Interfaz entre sistemas asíncronos y síncronos


Familia 74HC

Enlaces relacionados