Latch 74HCT573D,652, Transparente Tipo D 3 estados SOIC 20 pines 8bit
- Código RS:
- 177-6916
- Nº ref. fabric.:
- 74HCT573D,652
- Fabricante:
- Nexperia
No disponible actualmente
Desconocemos si volveremos a disponer de este artículo. RS tiene previsto retirarlo próximamente de nuestra gama de productos.
- Código RS:
- 177-6916
- Nº ref. fabric.:
- 74HCT573D,652
- Fabricante:
- Nexperia
Especificaciones
Documentación Técnica
Legislation and Compliance
Datos del Producto
Encuentra productos similares seleccionando uno o varios atributos.
Seleccionar todo | Atributo | Valor |
|---|---|---|
| Marca | Nexperia | |
| Familia Lógica | HCT | |
| Modo de Enclavamiento | Transparente | |
| Elemento de Enclavamiento | Tipo D | |
| Número de Bits | 8bit | |
| Tipo de Salida | 3 estados | |
| Polaridad | No Inversión | |
| Tipo de Montaje | Montaje superficial | |
| Tipo de Encapsulado | SOIC | |
| Conteo de Pines | 20 | |
| Dimensiones | 13 x 7.6 x 2.45mm | |
| Altura | 2.45mm | |
| Longitud | 13mm | |
| Tensión de Alimentación Máxima de Funcionamiento | 5,5 V | |
| Temperatura Máxima de Funcionamiento | +125 °C | |
| Ancho | 7.6mm | |
| Temperatura de Funcionamiento Mínima | -40 °C | |
| Tensión de Alimentación de Funcionamiento Mínima | 4,5 V | |
| Seleccionar todo | ||
|---|---|---|
Marca Nexperia | ||
Familia Lógica HCT | ||
Modo de Enclavamiento Transparente | ||
Elemento de Enclavamiento Tipo D | ||
Número de Bits 8bit | ||
Tipo de Salida 3 estados | ||
Polaridad No Inversión | ||
Tipo de Montaje Montaje superficial | ||
Tipo de Encapsulado SOIC | ||
Conteo de Pines 20 | ||
Dimensiones 13 x 7.6 x 2.45mm | ||
Altura 2.45mm | ||
Longitud 13mm | ||
Tensión de Alimentación Máxima de Funcionamiento 5,5 V | ||
Temperatura Máxima de Funcionamiento +125 °C | ||
Ancho 7.6mm | ||
Temperatura de Funcionamiento Mínima -40 °C | ||
Tensión de Alimentación de Funcionamiento Mínima 4,5 V | ||
Los modelos 74HC573, 74HCT573 son bloqueos transparentes tipo D de 8 bits con salidas de 3 estados. El dispositivo dispone de entradas de activación de bloqueo (LE) y activación de salida (OE). Cuando LE es ALTA, los datos de las entradas entran en los bloqueos. En esta condición los bloqueos son transparentes, una salida de bloqueo cambiará cada vez que cambie su entrada D correspondiente. Cuando LE es BAJA, los bloqueos almacenan la información que estaba presente en las entradas un tiempo de configuración anterior a la transición ALTA a BAJA de LE. Un ALTO en OE hace que las salidas asuman un estado de desconexión de alta impedancia.
Aplicaciones mixtas, 5 V y 3,3 V
Ahorre espacio de placa
Soluciones de interfaz de bajo coste
Mejora de la integridad de señal en diseños complejos
Amplio rango de tensión de entrada
Retardo de propagación baja
Tolerante a sobretensión
Terminación de fuente
Umbral de entrada bajo
CMOS, baja potencia
Aplicaciones clave
Controladores de memoria
Interfaces de panel posterior
Ahorre espacio de placa
Soluciones de interfaz de bajo coste
Mejora de la integridad de señal en diseños complejos
Amplio rango de tensión de entrada
Retardo de propagación baja
Tolerante a sobretensión
Terminación de fuente
Umbral de entrada bajo
CMOS, baja potencia
Aplicaciones clave
Controladores de memoria
Interfaces de panel posterior
Familia 74HCT
Enlaces relacionados
- Latch 74HCT573D Transparente Tipo D 3 estados SOIC 20 pines 8bit
- Latch 74HC573D Transparente Tipo D 3 estados SOIC 20 pines 8bit
- Latch 74HC373D Transparente Tipo D 3 estados SOIC 20 pines 8bit
- Biestable tipo D 74HCT573D Transparente Tipo D 8 bits 3 estados SOIC 20 pines 8bit
- Latch 74HC259D Direccionable Tipo D CMOS SOIC 16 pines 8bit
- Latch SN74ACT573DW, Transparente Tipo D 3 estados SOIC 20 pines 8bit
- Latch SN74HC563DW, Transparente Tipo D 3 estados SOIC 20 pines 8bit
- Latch SN74AHC373DW, Transparente Tipo D 3 estados SOIC 20 pines 8bit
