Potente procesador con arquitectura Harvard: Periféricos Advanced (bloques Encore™ III) Transmisor-receptor asíncrono universal (UART) de dúplex completo Los módulos CYFISNP hablan con la radio Cypress CYFI™ Periféricos complejos mediante la combinación de bloques No requiere cristal externo Memoria flexible integrada en chip Almacenamiento de programa flash de 16 kB, 50.000 ciclos de borrado/escritura Almacenamiento de datos SRAM de 1 KB Programación serie en sistema (ISSP) Actualizaciones de flash parciales Modos de protección flexibles Emulación de EEPROM en Flash Configuraciones de pines programables Interrupción configurable en todos los GPIO - Reloj de precisión programable Oscilador interno de ±4 % de 24 y 48 MHz compatible con Oscilador de reloj interno Oscilador interno para vigilancia e hibernación Recursos adicionales del sistema circuito interintegrado (I2C) esclavo, Master y multimaster a 400 kHz Temporizadores Watchdog y de hibernación Detección de baja tensión (LVD) configurable por el usuario Circuito de supervisión integrado Referencia de tensión de precisión en chip Software de desarrollo gratuito (PSoC® Designer) Emulador y programador en circuito con todas las funciones Emulación de velocidad completa Estructura de puntos de interrupción complejos