Microcontrolador Microchip, núcleo PIC de 8 bit, 4 kB RAM, 64kB, 64 MHz, SSOP Flash de 28 pines

Descuento aplicable por cantidad

Subtotal 10 unidades (suministrado en tubo)*

20,12 €

(exc. IVA)

24,35 €

(inc.IVA)

Add to Basket
Selecciona o escribe la cantidad
Disponible
  • Disponible(s) 485 unidad(es) para enviar desde otro centro de distribución
¿Necesitas comprar más? Introduce la nueva cantidad y clica en "Consultar fechas de entrega"
Unidad(es)
Por unidad
10 - 202,012 €
25 - 901,884 €
95 +1,836 €

*precio indicativo

Opciones de empaquetado:
Código RS:
264-8071P
Nº ref. fabric.:
PIC18F25K83-I/SS
Fabricante:
Microchip
Encuentra productos similares seleccionando uno o varios atributos.
Seleccionar todo

Marca

Microchip

Serie

PIC18(L)F25/26K83

Tipo de producto

Microcontrolador

Encapsulado

SSOP

Número de pines

28

Núcleo del dispositivo

PIC

Ancho del bus de datos

8bit

Tipo de interfaz

I2C, UART, SPI, DMX, LIN, CAN

Tamaño de la memoria de programa

64kB

Frecuencia del reloj máxima

64MHz

Tamaño RAM

4kB

Tensión de alimentación máxima

5.5V

Número de E/S programables

25

Comparadores analógicos

2

Temperatura de Funcionamiento Mínima

-40°C

Tamaño máximo de memoria ampliada

64kB

Convertidores digital/analógico

5 Bit

Temperatura de funcionamiento máxima

125°C

Certificaciones y estándares

RoHS

Tensión de alimentación mínima

1.8V

Tipo de memoria de programa

Flash

Número de temporizadores

11

Convertidores analógico/digital

12 bit

Arquitectura del juego de instrucciones

81 instrucciones, 87 instrucciones

La serie Microchip PIC de 8 bits de baja potencia, MCU de alto rendimiento con tecnología CAN que se puede utilizar en aplicaciones industriales y de automoción. Dispone de 32 KB de memoria flash, 2 KB de RAM y 28 contactos. Su rango de temperaturas de funcionamiento oscila entre -40 °C a +85 °C (industrial).

Compatible con CAN 1.2, 2.0A y 2.0B

Seis modos de funcionamiento

Compatible con versiones anteriores - Compatible completamente con versiones anteriores

Tabla de vectores de interrupción

Prioridad simple o doble programable

Ahorro de contexto de hardware de dos niveles

Elimina la necesidad de implicación de la CPU en las transferencias de datos

Acceso a todos los espacios de memoria y periféricos

Tamaños de mensaje de origen y destino flexibles

Prioridad DMA programable