AEC-Q100 NAND: Puerta lógica, 74VHC20FT, 74VHC, Búfer, CMOS Dual 8mA TSSOP 14 pines 4
- Código RS:
- 171-3421
- Nº ref. fabric.:
- 74VHC20FT
- Fabricante:
- Toshiba
Precio unitario (Suministrado en múltiplos de 50)*
0,23 €
(exc. IVA)
0,28 €
(inc.IVA)
Entrega GRATUITA para pedidos superiores a 80,00 €
- Última(s) 1600 unidad(es) disponible(s) para enviar
Unidad(es) | Por unidad | Por Paquete* |
---|---|---|
50 - 200 | 0,23 € | 11,50 € |
250 - 450 | 0,224 € | 11,20 € |
500 - 1200 | 0,218 € | 10,90 € |
1250 - 2450 | 0,212 € | 10,60 € |
2500 + | 0,207 € | 10,35 € |
*precio indicativo
- Código RS:
- 171-3421
- Nº ref. fabric.:
- 74VHC20FT
- Fabricante:
- Toshiba
Seleccionar todo | Atributo | Valor |
---|---|---|
Marca | Toshiba | |
Función Lógica | NAND | |
Tipo de Montaje | Montaje superficial | |
Número de Elementos | 2 | |
Number of Inputs per Gate | 4 | |
Tipo de Encapsulado | TSSOP | |
Conteo de Pines | 14 | |
Familia Lógica | 74VHC | |
Tipo de Entrada | CMOS | |
Tensión de Alimentación Máxima de Funcionamiento | 5,5 V | |
Corriente Máxima de Salida de Alto Nivel | -8mA | |
Tipo de Retardo de Propagación Máxima @ CL Máximo | 13 ns @ 50 pF | |
Tensión de Alimentación de Funcionamiento Mínima | 2 V | |
Corriente Máxima de Salida de Bajo Nivel | 8mA | |
Dimensiones | 5 x 4.4 x 1mm | |
Altura | 1mm | |
Temperatura de Funcionamiento Mínima | -40 °C | |
Ancho | 4.4mm | |
Condición de Prueba de Retardo de Propagación | 50pF | |
Estándar de automoción | AEC-Q100 | |
Tipo de Salida | Búfer, CMOS | |
Temperatura Máxima de Funcionamiento | +125 °C | |
Longitud | 5mm | |
Seleccionar todo | ||
---|---|---|
Marca Toshiba | ||
Función Lógica NAND | ||
Tipo de Montaje Montaje superficial | ||
Número de Elementos 2 | ||
Number of Inputs per Gate 4 | ||
Tipo de Encapsulado TSSOP | ||
Conteo de Pines 14 | ||
Familia Lógica 74VHC | ||
Tipo de Entrada CMOS | ||
Tensión de Alimentación Máxima de Funcionamiento 5,5 V | ||
Corriente Máxima de Salida de Alto Nivel -8mA | ||
Tipo de Retardo de Propagación Máxima @ CL Máximo 13 ns @ 50 pF | ||
Tensión de Alimentación de Funcionamiento Mínima 2 V | ||
Corriente Máxima de Salida de Bajo Nivel 8mA | ||
Dimensiones 5 x 4.4 x 1mm | ||
Altura 1mm | ||
Temperatura de Funcionamiento Mínima -40 °C | ||
Ancho 4.4mm | ||
Condición de Prueba de Retardo de Propagación 50pF | ||
Estándar de automoción AEC-Q100 | ||
Tipo de Salida Búfer, CMOS | ||
Temperatura Máxima de Funcionamiento +125 °C | ||
Longitud 5mm | ||
Enlaces relacionados
- AEC-Q100 NAND: Puerta lógica 74VHC CMOS Dual 8mA TSSOP 14 pines 4
- AEC-Q100 Y: Puerta lógica 74VHC CMOS Dual 8mA TSSOP 14 pines 4
- AEC-Q100 Y: Puerta lógica 74VHC CMOS Quad 8mA TSSOP 14 pines 2
- AEC-Q100 O: Puerta lógica 74VHC CMOS Quad 8mA TSSOP 14 pines 2
- AEC-Q100 NAND: Puerta lógica Búfer Dual 4.2mA SOIC 14 pines 4
- AEC-Q100 NAND: Puerta lógica 74VHC, TSOP 5 pines 1 Sí
- NAND: Puerta lógica LS, Dual 8mA PDIP 14 pines 4 No
- NAND: Puerta lógica VHC terminación única Quad 8mA SOIC 14 pines 2 No