Multiplicador de frecuencia PLL SI5326C-C-GM QFN, 36-Pines
- Código RS:
- 173-2768
- Nº ref. fabric.:
- SI5326C-C-GM
- Fabricante:
- Skyworks Solutions Inc
Producto Descatalogado
- Código RS:
- 173-2768
- Nº ref. fabric.:
- SI5326C-C-GM
- Fabricante:
- Skyworks Solutions Inc
- COO (País de Origen):
- TW
Atenuadores de fluctuación Si531x/2x/6x/7x, Silicon Labs
Los atenuadores de fluctuación Silicon Labs Si531x/2x/6x/7x generan cualquier combinación de frecuencias de salida desde cualquier frecuencia de entrada. Mediante el uso de la arquitectura de DSPLL de tercera generación de Silicon Labs, simplifican el diseño del árbol de reloj sustituyendo varios relojes y osciladores. Con ello se minimiza el recuento y la complejidad de su lista de materiales.
Estas soluciones de la serie Silicon SI5326 son multiplicadores de reloj de precisión que atenúan fluctuaciones para aplicaciones que requieren una fluctuación inferior a 1 ps. Se pueden utilizar en una gran variedad de aplicaciones como módulos ópticos, estaciones base inalámbricas, relojes de convertidores de datos, xDSL, equipos de prueba y medición, transmisión de vídeo, etc.
Características del SI5326:
• Genera entre 2 kHz y 945 MHz
• Frecuencia de selección de 2 kHz a 710 MHz
• Generación de fluctuación de hasta 0,3 ps rms (50 kHz-80 MHz)
• Tamaño reducido (6 x 6 mm)
• Salidas de alarma LOL, LOS, FOS
• Salidas de reloj dobles con formato de señal seleccionable
• Entradas de reloj dobles con conmutación sin pérdida con control manual o automático
• Programable mediante I2C o SPI
• Genera entre 2 kHz y 945 MHz
• Frecuencia de selección de 2 kHz a 710 MHz
• Generación de fluctuación de hasta 0,3 ps rms (50 kHz-80 MHz)
• Tamaño reducido (6 x 6 mm)
• Salidas de alarma LOL, LOS, FOS
• Salidas de reloj dobles con formato de señal seleccionable
• Entradas de reloj dobles con conmutación sin pérdida con control manual o automático
• Programable mediante I2C o SPI
El SI5326 cuenta también con un oscilador de cristal integrado y puede utilizar dicha función como fuente de reloj para la síntesis de frecuencias. La frecuencia de reloj de entrada del dispositivo y la relación de multiplicación del reloj pueden programarse con una interfaz I2C o SPI. El SI5326 soporta también temperaturas comprendidas entre –40 °C y +85 °C. Mediante el uso de la arquitectura DSPLL de tercera generación de Silicon Labs, simplifican el diseño del árbol de reloj sustituyendo varios relojes y osciladores, lo que reduce la complejidad y el número de materiales.
Atributo | Valor |
---|---|
Frecuencia de Salida Máxima | 346MHZ |
Tipo de Montaje | Montaje superficial |
Número de Elementos por Chip | 4 |
Tipo de Encapsulado | QFN |
Frecuencia de Salida Mínima | 2kHz |
Corriente de Alimentación Máxima | 279 mA |
Conteo de Pines | 36 |
Frecuencia Máxima de Entrada | 710MHZ |
Dimensiones | 6 x 6 x 0.85mm |
Altura | 0.85mm |
Longitud | 6mm |
Tensión de Alimentación Máxima de Funcionamiento | 3,63 V |
Temperatura Máxima de Funcionamiento | +85 °C |
Tensión de Alimentación de Funcionamiento Mínima | 2,97 V |
Temperatura de Funcionamiento Mínima | -40 °C |
Ancho | 6mm |