Infineon Búfer de reloj PLL CY2309SXI-1H TSSOP, 16 pines
- Código RS:
- 194-9031
- Nº ref. fabric.:
- CY2309SXI-1H
- Fabricante:
- Infineon
No disponible actualmente
Desconocemos si volveremos a disponer de este artículo. RS tiene previsto retirarlo próximamente de nuestra gama de productos.
- Código RS:
- 194-9031
- Nº ref. fabric.:
- CY2309SXI-1H
- Fabricante:
- Infineon
Especificaciones
Documentación Técnica
Legislación y Conformidad
Datos del Producto
Encuentra productos similares seleccionando uno o varios atributos.
Seleccionar todo | Atributo | Valor |
|---|---|---|
| Marca | Infineon | |
| Tipo de producto | Búfer de reloj PLL | |
| Frecuencia de entrada máxima | 133MHz | |
| Encapsulado | TSSOP | |
| Número de pines | 16 | |
| Temperatura de Funcionamiento Mínima | -40°C | |
| Temperatura de funcionamiento máxima | 85°C | |
| Altura | 0.95mm | |
| Anchura | 4.5 mm | |
| Longitud | 5.1mm | |
| Seleccionar todo | ||
|---|---|---|
Marca Infineon | ||
Tipo de producto Búfer de reloj PLL | ||
Frecuencia de entrada máxima 133MHz | ||
Encapsulado TSSOP | ||
Número de pines 16 | ||
Temperatura de Funcionamiento Mínima -40°C | ||
Temperatura de funcionamiento máxima 85°C | ||
Altura 0.95mm | ||
Anchura 4.5 mm | ||
Longitud 5.1mm | ||
El CY2309 es un búfer de retardo cero de 3,3 V de bajo coste diseñado para distribuir relojes de alta velocidad y está disponible en un encapsulado SOIC o TSSOP de 16 contactos. El CY2305 es una versión de 8 contactos del CY2309. Acepta una entrada de referencia y acciona cinco relojes de baja desviación. Las versiones -1H de cada dispositivo funcionan a frecuencias de hasta 100-/133 MHz, y tienen una accionamiento más alto que los dispositivos -1. Todas las piezas tienen PLL en chip que se bloquean a un reloj de entrada en el contacto REF. La retroalimentación PLL está integrada en el chip y se obtiene de la almohadilla CLKOUT. El CY2309 tiene dos bancos de cuatro salidas cada uno, que se pueden controlar mediante las entradas seleccionadas. Si no se requieren todos los relojes de salida, el banco B puede tener tres estados. Las entradas seleccionadas también permiten que el reloj de entrada se aplique directamente a las salidas con fines de prueba de chip y sistema. Los PLL CY2305 y CY2309 entran en un modo de desconexión cuando no hay bordes ascendentes en la entrada REF. En este estado, las salidas tienen tres estados y el PLL se apaga, lo que resulta en una corriente de extracción inferior a 25,0 μA para estas piezas.
Enlaces relacionados
- Búfer de reloj PLL CY2309SXI-1H 16-pin
- Búfer de reloj PLL CY23EP09ZXI-1H 16-pin
- Búfer de reloj PLL CY2308ZXI-1H 16-pin
- Búfer de reloj PLL CY2309NZSXI-1H 16-pin
- Búfer de reloj PLL CY2309NZSXC-1H 16-pin
- Búfer de reloj PLL CY2308SXI-1H 16-pin
- Búfer de reloj PLL CY23EP05SXI-1H 8-pin
- Búfer de reloj PLL CY23EP05SXC-1H 8-pin
