Dispositivo lógico de programación compleja CPLD ATF1508AS-10JU84, ATF1508AS 128 celdas, 84 I/O, EEPROM 128 bloques, En

No disponible
RS ya no dispondrá de este producto.
Opciones de empaquetado:
Código RS:
177-1659
Nº ref. fabric.:
ATF1508AS-10JU84
Fabricante:
Microchip
Encuentra productos similares seleccionando uno o varios atributos.
Seleccionar todo

Marca

Microchip

Nombre de la Familia

ATF1508AS

Número de Macrocélulas

128

Número de E/Ss del Usuario

84

Tipo de Memoria

EEPROM

Número de Bloques/Elementos Lógicos

128

Programabilidad en Sistema

En el sistema

Tipo de Montaje

Montaje superficial

Tipo de Encapsulado

PLCC

Conteo de Pines

84

Temperatura Máxima de Funcionamiento

+85 °C

Temperatura de Funcionamiento Mínima

-40 °C

Retardo de Propagación

10ns

Control de Habilitación de Salida Individual

Dimensiones

29.41 x 29.41 x 4.06mm

Altura

4.06mm

Tensión de Alimentación Máxima de Funcionamiento

5,5 V

Longitud

29.41mm

Condición de Prueba de Retardo de Propagación

35pF

Ancho

29.41mm

Soporte de Reprogramabilidad

Tensión de Alimentación de Funcionamiento Mínima

4,5 V

COO (País de Origen):
PH

Microchip Technology CPLD


La familia Microchip Technology ATF1508AS, encapsulado PLCC, montaje en superficie, 84 contactos, alto rendimiento, un dispositivo lógico programable complejo de alta densidad (CPLD) es un dispositivo borrable eléctricamente. Tiene una tensión nominal entre 3,3 V y 5V. El (CPLD) está diseñado con 128 macrocélulas lógicas y hasta 84 entradas. Este dispositivo integra fácilmente lógica de varios PLD clásicos, de tipo TTL, SSI, MSI y LSI.

Características y ventajas


• 84 pines de E/S bidireccionales y cuatro pines de entrada dedicados dependiendo del tipo de paquete de dispositivo seleccionado
• tecnología advanced ee
• advanced power management
• Flip flops configurable D/T/Latch
• Tipo de memoria EEPROM
• Opciones de paquete verdes (sin Pb/haluro)
• Programación En el sistema (ISP) a través de JTAG
• reinicio de encendido integrado y restablecimiento de apagado
• Prueba de exploración de límites de JTAG
• la frecuencia de funcionamiento es 125MHz
• rango de temperaturas de funcionamiento entre -40°C y 85°C
• el retardo de pasador a pasador es de 7,5 ns
• el retardo de propagación es 10ns
• fusible de seguridad
• Tres pins de reloj globales

Aplicaciones


• diseños digitales
• diseñadores de productos electrónicos