Microchip AEC-Q100 Circuito integrado frontal analógico, CI frontal analógico 24 bit, 125 ksps SPI, 6 canales, SSOP, 28

Descuento aplicable por cantidad

Subtotal (1 tubo de 47 unidades)*

216,905 €

(exc. IVA)

262,448 €

(inc.IVA)

Add to Basket
Selecciona o escribe la cantidad
Los pedidos inferiores a 80,00 € (exc. IVA) tienen un coste de 7,00 €.
Agotado temporalmente
  • Envío desde el 30 de marzo de 2026
¿Necesitas comprar más? Introduce la nueva cantidad y clica en "Consultar fechas de entrega"
Unidad(es)
Por unidad
Por Tubo*
47 - 944,615 €216,91 €
141 +4,50 €211,50 €

*precio indicativo

Código RS:
177-1640
Nº ref. fabric.:
MCP3913A1-E/SS
Fabricante:
Microchip
Encuentra productos similares seleccionando uno o varios atributos.
Seleccionar todo

Marca

Microchip

Tipo de producto

Circuito integrado frontal analógico, CI frontal analógico

Número de ADCs

6

Resolución

24 bit

Tasa de muestreo

125ksps

Tipo de interfaz

SPI

Número de canales

6

Tipo de montaje

Superficie

Encapsulado

SSOP

Número de pines

28

Tensión de alimentación mínima

2.7V

Tensión de alimentación máxima

3.6V

Temperatura de Funcionamiento Mínima

-40°C

Temperatura de funcionamiento máxima

125°C

Longitud

10.5mm

Serie

MCP3913

Altura

2mm

Certificaciones y estándares

RoHS

Anchura

5.6 mm

Estándar de automoción

AEC-Q100

El dispositivo MCP3913 es una interfaz analógica (AFE) de seis canales y 3 V que incluye seis ADC delta-sigma de muestreo síncrono, seis PGA, un bloque de compensación de retardo de fase, una referencia de tensión interna de baja deriva, registros de calibración de error de ganancia y offset digital, y una interfaz serie compatible con SPI de 20 MHz de alta velocidad.

Seis ADC delta-sigma de 24 bits de muestreo síncrono

SINAD de 94,5 dB, distorsión total por armónicos (THD) de –107 dBc (hasta el armónico 35), SFDR de 112 dBFS para cada canal

Proporciona un error de medición de potencia activa típico de un 0,1 % en un rango dinámico de 10.000:1

Funciones de seguridad avanzadas: suma de comprobación de redundancia cíclica (CRC) de 16 bits; suma de comprobación de CRC de 16 bits y alerta de interrupción para la configuración del mapa de registro; bloqueo del mapa de registro con clave de seguridad de 8 bits

Velocidad de datos programable de hasta 125 ksps

Relación de sobremuestreo de hasta 4.096

Potencia ultrabaja

Enlaces relacionados