Inversor, 74LVC2G17GV,125, Sin inversión, TTL Dual canales TSOP 6 pines 74LVC Sí
- Código RS:
- 136-2153
- Nº ref. fabric.:
- 74LVC2G17GV,125
- Fabricante:
- Nexperia
No disponible
RS ya no dispondrá de este producto.
- Código RS:
- 136-2153
- Nº ref. fabric.:
- 74LVC2G17GV,125
- Fabricante:
- Nexperia
Especificaciones
Documentación Técnica
Legislación y Conformidad
Datos del Producto
Encuentra productos similares seleccionando uno o varios atributos.
Seleccionar todo | Atributo | Valor |
|---|---|---|
| Marca | Nexperia | |
| Función Lógica | Sin inversión | |
| Tipo de Entrada | Schmitt Trigger | |
| Tipo de Salida | TTL | |
| Número de Elementos por Chip | 2 | |
| Entrada de disparador Schmitt | Sí | |
| Tipo de Retardo de Propagación Máxima @ CL Máximo | 13.1 ns @ 1.95 V | |
| Tipo de Montaje | Montaje superficial | |
| Tipo de Encapsulado | TSOP | |
| Conteo de Pines | 6 | |
| Familia Lógica | 74LVC | |
| Dimensiones | 3.1 x 1.7 x 1mm | |
| Tensión de Alimentación Máxima de Funcionamiento | 5,5 V | |
| Altura | 1mm | |
| Longitud | 3.1mm | |
| Temperatura de Funcionamiento Mínima | -40 °C | |
| Tensión de Alimentación de Funcionamiento Mínima | 1,65 V | |
| Ancho | 1.7mm | |
| Temperatura Máxima de Funcionamiento | +125 °C | |
| Seleccionar todo | ||
|---|---|---|
Marca Nexperia | ||
Función Lógica Sin inversión | ||
Tipo de Entrada Schmitt Trigger | ||
Tipo de Salida TTL | ||
Número de Elementos por Chip 2 | ||
Entrada de disparador Schmitt Sí | ||
Tipo de Retardo de Propagación Máxima @ CL Máximo 13.1 ns @ 1.95 V | ||
Tipo de Montaje Montaje superficial | ||
Tipo de Encapsulado TSOP | ||
Conteo de Pines 6 | ||
Familia Lógica 74LVC | ||
Dimensiones 3.1 x 1.7 x 1mm | ||
Tensión de Alimentación Máxima de Funcionamiento 5,5 V | ||
Altura 1mm | ||
Longitud 3.1mm | ||
Temperatura de Funcionamiento Mínima -40 °C | ||
Tensión de Alimentación de Funcionamiento Mínima 1,65 V | ||
Ancho 1.7mm | ||
Temperatura Máxima de Funcionamiento +125 °C | ||
¿Señales ruidosas? Límpielas con nuestros disparadores Schmitt. Estos dispositivos también son útiles para la reconfiguración de señales en diseños complejos, y pueden evitar la conmutación múltiple en caso de accionamiento por bordes lentos. Amplio rango de fuentes de tensión, histéresis de entrada y variantes CMOS y TTL
Evita la conmutación múltiple en caso de accionamiento por bordes lentos
Limpia las señales ruidosas
Reconfigura las señales en diseños complejos
Indicado para aplicaciones mixtas de 3,3 V y 5,0 V
Amplio rango de fuentes de tensión
Histéresis de entrada
Opciones de salida de drenador abierto
Variantes CMOS y TTL
Opciones de entrada tolerantes a sobretensión
Limpia las señales ruidosas
Reconfigura las señales en diseños complejos
Indicado para aplicaciones mixtas de 3,3 V y 5,0 V
Amplio rango de fuentes de tensión
Histéresis de entrada
Opciones de salida de drenador abierto
Variantes CMOS y TTL
Opciones de entrada tolerantes a sobretensión
74LVC2G17 proporciona dos búferes no inversores con entrada de disparador Schmitt. Es capaz de transformar las señales de entrada de cambio lento en señales de salida sin fluctuación y muy nítidas. Las entradas se pueden accionar desde dispositivos de 3,3 V o 5 V. Esta característica permite el uso de estos dispositivos como traductores en entornos mixtos de 3,3 V y 5 V. Este dispositivo es indicado para aplicaciones de apagado parcial con IOFF. Los circuitos de IOFF desactivan la salida, evitando los daños por corriente de contraflujo en el dispositivo al apagarlo.
Rango de tensión de suministro amplio de 1,65 V a 5,5 V
Tolerancia de 5 V en entrada/salida conexión con lógica de 5 V
Inmunidad de ruido alto
Conforme al estándar JEDEC:
JESD8-7 (1,65 V a 1,95 V)
JESD8-5 (2,3 V a 2,7 V)
JESD-8B/JESD36 (2,7 V a 3,6 V)
Protección contra ESD:
HBM JESD22-A114F excede 2000 V
MM JESD22-A115-A excede 200 V
Accionamiento de salida de 24 mA (VCC = 3,0 V)
CMOS de consumo de potencia muy bajo
Rendimiento de cierre excede 250 mA
Conexión directa con niveles de TTL
Opciones de encapsulado múltiple
Especificación de 40 C a +85 C y 40 C a +125 C
Tolerancia de 5 V en entrada/salida conexión con lógica de 5 V
Inmunidad de ruido alto
Conforme al estándar JEDEC:
JESD8-7 (1,65 V a 1,95 V)
JESD8-5 (2,3 V a 2,7 V)
JESD-8B/JESD36 (2,7 V a 3,6 V)
Protección contra ESD:
HBM JESD22-A114F excede 2000 V
MM JESD22-A115-A excede 200 V
Accionamiento de salida de 24 mA (VCC = 3,0 V)
CMOS de consumo de potencia muy bajo
Rendimiento de cierre excede 250 mA
Conexión directa con niveles de TTL
Opciones de encapsulado múltiple
Especificación de 40 C a +85 C y 40 C a +125 C
Enlaces relacionados
- Nexperia Inversor 74LVC2G17GV,125 Inversor Terminación Única 2 canales TSOP 6 pines 74LVC Sí
- Nexperia Inversor Inversor Terminación Única 2 canales TSOP 6 pines 74LVC Sí
- Inversor118 TTL Dual canales TSSOP 14 pines 74LVC Sí
- Nexperia Inversor CMOS 74LVC2G14GV,125 Inversor Disparador Schmitt 2 canales TSOP 6 pines 74LVC Sí
- Nexperia Inversor CMOS Inversor Disparador Schmitt 2 canales TSOP 6 pines 74LVC Sí
- Nexperia AEC-Q100 Multiplexor 74LVC 1 CMOS-TTL Multiplexor No Inversión TSOP 6 pines
- Nexperia AEC-Q100 Multiplexor 74LVC1G157GV-Q100H 74LVC 1 CMOS-TTL Multiplexor No Inversión TSOP 6 pines
- onsemi AEC-Q100 Inversor CMOS Inversor Inversión 1 canales TSOP 5 pines HC Sí
