Microcontrolador Microchip, núcleo AVR de 8 bit, 2 kB RAM, 32kB, 16 MHz, TQFP Flash de 64 pines

Descuento aplicable por cantidad

Subtotal 25 unidades (suministrado en bandeja)*

154,50 €

(exc. IVA)

187,00 €

(inc.IVA)

Add to Basket
Selecciona o escribe la cantidad
Los pedidos inferiores a 80,00 € (exc. IVA) tienen un coste de 7,00 €.
Agotado temporalmente
  • Envío desde el 11 de mayo de 2026
¿Necesitas comprar más? Introduce la nueva cantidad y clica en "Consultar fechas de entrega"
Unidad(es)
Por unidad
25 - 996,18 €
100 +6,01 €

*precio indicativo

Opciones de empaquetado:
Código RS:
131-0262P
Nº ref. fabric.:
ATMEGA325-16AU
Fabricante:
Microchip
Encuentra productos similares seleccionando uno o varios atributos.
Seleccionar todo

Marca

Microchip

Tipo de producto

Microcontrolador

Serie

ATMEGA325

Encapsulado

TQFP

Tipo de montaje

Superficie

Número de pines

64

Núcleo del dispositivo

AVR

Ancho del bus de datos

8bit

Tipo de interfaz

USART, SPI

Tamaño de la memoria de programa

32kB

Frecuencia del reloj máxima

16MHz

Tamaño RAM

2kB

Tensión de alimentación máxima

5.5V

Comparadores analógicos

1

Número de E/S programables

53

Temperatura de Funcionamiento Mínima

-40°C

Temperatura de funcionamiento máxima

85°C

Certificaciones y estándares

No

Longitud

14.1mm

Altura

1.05mm

Anchura

14.1 mm

Tensión de alimentación mínima

2.7V

Número de temporizadores

2

Tipo de memoria de programa

Flash

Convertidores analógico/digital

8 x 10 Bit

Estándar de automoción

No

Arquitectura del juego de instrucciones

RISC

El microcontrolador de 8 bits CMOS Microchip ATmega325 se basa en la arquitectura RISC mejorada AVR. Funciona con una fuente de alimentación de 4,5V V a 5,5V V. El AVR combina un amplio conjunto de instrucciones con 32 registros de trabajo de uso general. Dispone de 32Kbytes kB de memoria flash programable en el sistema con capacidades de lectura y escritura simultáneas, EEPROM de 1K bytes, 2Kbytes kB de SRAM, 54/69 líneas de E/S de uso general, 32 registros de trabajo de uso general, una interfaz JTAG para exploración de límites, compatibilidad y programación de depuración en chip, tres contadores/temporizadores flexibles con modos de comparación, interrupciones internas y externas, un USART programable en serie, Interfaz serie universal con detector de condición de inicio, un ADC de 8 canales y 10 bits, un temporizador Watchdog programable con oscilador interno, un puerto serie SPI y cinco modos de ahorro de energía seleccionables por software. El modo inactivo detiene la CPU al tiempo que permite que la SRAM, los contadores/temporizadores, el puerto SPI y el sistema de interrupción sigan funcionando. El modo de desconexión guarda el contenido del registro, pero congela el oscilador, desactivando todas las demás funciones del chip hasta la siguiente interrupción o restablecimiento del hardware.

Rendimiento de hasta 16 MIPS a 16 MHz

Memoria de programa flash autoprogramable en el sistema

Funcionamiento de lectura durante escritura real

Bloqueo de programación para mejorar la seguridad del software

Dos contadores/temporizadores de 8 bits con prescalador independiente y modo de comparación

Un contador/temporizador de 16 bits con precalador independiente, modo de comparación y modo de captura

Contador en tiempo real con oscilador independiente

Reset de encendido y detección programable de caída de tensión

Oscilador interno calibrado

Fuentes de interrupción interna y externa

Encapsulado QFN/MLF de 64 almohadillas