Microcontrolador Infineon CY8C4045PVI-DS402, núcleo ARM Cortex M0 de 32bit, RAM 4 kB, 48MHZ, SSOP de 28 pines

Disponibilidad de stock no accesible
Opciones de empaquetado:
Código RS:
176-8968
Nº ref. fabric.:
CY8C4045PVI-DS402
Fabricante:
Infineon
Encuentra productos similares seleccionando uno o varios atributos.
Seleccionar todo

Marca

Infineon

Nombre de la Familia

CY8C4200

Tipo de Encapsulado

SSOP

Tipo de Montaje

Montaje superficial

Conteo de Pines

28

Núcleo del Dispositivo

ARM Cortex M0

Ancho del Bus de Datos

32bit

Tamaño de la Memoria del Programa

32 kB

Frecuencia Máxima

48MHZ

Tamaño RAM

4 kB

Canales USB

0

Número de Unidades PWM

1 x 16 bit

Número de Canales SPI

3

Número de Canales I2C

4

Number of USART Channels

0

Número de Canales UART

4

Número de Canales CAN

0

Tensión de Alimentación de Funcionamiento Típica

1,8 → 5,5 V

Número de Canales PCI

0

Ancho

5.6mm

Número Máximo de Canales Ethernet

0

Number of LIN Channels

0

Altura

1.85mm

Número de Canales de Ethernet

0

Dimensiones

10.4 x 5.6 x 1.85mm

Tipo de Memoria del Programa

Flash

Modulación de Ancho de Pulso

1 (4 x 16 bits)

Longitud

10.4mm

Temperatura Máxima de Funcionamiento

+85 °C

Número de Unidades ADC

0

Temperatura de Funcionamiento Mínima

-40 °C

Arquitectura del Conjunto de Instrucciones

Thumb-2

PSoC® 4 es una arquitectura de plataforma escalable y reconfigurable para una familia de controladores de sistemas integrados programables con una CPU Arm® Cortex®-M0. Combina bloques analógicos y digitales programables y reconfigurables con enrutamiento automático flexible. La familia de productos PSoC 4200_BL, basada en esta plataforma, combina un microcontrolador con un subsistema integrado de radio y Bluetooth Low Energy (BLE), conocido también como Bluetooth Smart (BLESS).

Cuatro amplificadores operacionales con unidad interna de ancho de banda alto y externa de accionamiento alto reconfigurables, modos de comparador y capacidad de búfer de entrada de ADC. Puede funcionar en modo de hibernación profunda.
Cuatro bloques lógicos programables denominados bloques digitales universales (UDB), cada uno con ocho macrocélulas y ruta de datos de 8 bits
Biblioteca de componentes periféricos facilitada por Cypress, máquinas con estado definido por el usuario y entrada Verilog
Administración de potencia:
Modo activo: 1,7 mA a 3 MHz, ejecución del programa flash
Modo de hibernación profunda: 1,5 μA con oscilador de cristal de reloj

Enlaces relacionados