Microcontrolador Microchip PIC18F25Q10-I/SO, núcleo PIC de 8 bit, 2048 bit RAM, 32kB, 64 MHz, SOIC Flash de 28 pines

Descuento aplicable por cantidad

Subtotal (1 paquete de 10 unidades)*

9,22 €

(exc. IVA)

11,16 €

(inc.IVA)

Add to Basket
Selecciona o escribe la cantidad
Agotado temporalmente
  • 340 Envío desde el 26 de enero de 2026
¿Necesitas comprar más? Introduce la nueva cantidad y clica en "Consultar fechas de entrega"
Unidad(es)
Por unidad
Por Paquete*
10 - 200,922 €9,22 €
30 +0,836 €8,36 €

*precio indicativo

Opciones de empaquetado:
Código RS:
236-8920
Nº ref. fabric.:
PIC18F25Q10-I/SO
Fabricante:
Microchip
Encuentra productos similares seleccionando uno o varios atributos.
Seleccionar todo

Marca

Microchip

Tipo de producto

Microcontrolador

Serie

PIC18F24/25Q10

Encapsulado

SOIC

Número de pines

28

Núcleo del dispositivo

PIC

Ancho del bus de datos

8bit

Tamaño de la memoria de programa

32kB

Tipo de interfaz

EUSART, MSSP1, PWM3, PWM4

Frecuencia del reloj máxima

64MHz

Tamaño RAM

2048bit

Tensión de alimentación máxima

5.5V

Número de E/S programables

25

Convertidores digital/analógico

5 bit

Temperatura de Funcionamiento Mínima

-40°C

Temperatura de funcionamiento máxima

85°C

Certificaciones y estándares

No

Tensión de alimentación mínima

1.8V

Estándar de automoción

No

Número de temporizadores

7

Tipo de memoria de programa

Flash

Convertidores analógico/digital

10 bit

Arquitectura del juego de instrucciones

75 instrucciones, 83 instrucciones

Los microcontroladores Microchip están optimizados para nodos de sensor y control en tiempo real robustos con periféricos configurables analógicos inteligentes integrados y funcionamiento de 5 V para mayor inmunidad al ruido. Son adecuados para una amplia gama de aplicaciones como control de procesos industriales, dispositivos de consumo, automoción, detección táctil e Internet de las cosas (IoT). Estos dispositivos de 28 contactos se usan para periféricos independientes del núcleo tales como CWG, WWDT, CRC/escaneo de memoria, CVD de hardware, detección de paso por cero y selección de contactos periféricos, lo que supone un aumento en la flexibilidad para el diseño y una reducción en el coste del sistema.

Arquitectura RISC optimizada para compilador C.

Entrada de reloj de 64 MHz en todo el rango VDD

ciclo de instrucción mínimo de 62,5 ns

Prioridad de interrupción de 2 niveles programable

Pila de hardware de 31 niveles de profundidad

Tres temporizadores de 8 bits (TMR2/4/6) con temporizador de límite de hardware (HLT)

Cuatro temporizadores de 16 bits (TMR0/1/3/5)

Restablecimiento de encendido de baja corriente (POR)

Temporizador de encendido (PWRT)

Reset de caída de tensión (BOR)

Opción BOR de baja potencia (LPBOR)

Enlaces relacionados