Microcontrolador Microchip, núcleo PIC de 8 bit, 8 kB RAM, 128kB, 64 MHz, SOIC Flash de 28 pines

Descuento aplicable por cantidad

Subtotal (1 tubo de 27 unidades)*

53,784 €

(exc. IVA)

65,07 €

(inc.IVA)

Add to Basket
Selecciona o escribe la cantidad
Disponible
  • Disponible(s) 162 unidad(es) más para enviar a partir del 02 de enero de 2026
¿Necesitas comprar más? Introduce la nueva cantidad y clica en "Consultar fechas de entrega"
Unidad(es)
Por unidad
Por Tubo*
27 - 811,992 €53,78 €
108 +1,966 €53,08 €

*precio indicativo

Código RS:
236-8930
Nº ref. fabric.:
PIC18F27K42-I/SO
Fabricante:
Microchip
Encuentra productos similares seleccionando uno o varios atributos.
Seleccionar todo

Marca

Microchip

Tipo de producto

Microcontrolador

Serie

PIC XLP 18K

Encapsulado

SOIC

Tipo de montaje

Superficie

Número de pines

28

Núcleo del dispositivo

PIC

Ancho del bus de datos

8bit

Tamaño de la memoria de programa

128kB

Frecuencia del reloj máxima

64MHz

Tamaño RAM

8kB

Tensión de alimentación máxima

5.5V

Temperatura de Funcionamiento Mínima

-40°C

Convertidores digital/analógico

1 x 5 Bit

Temperatura de funcionamiento máxima

85°C

Anchura

7.5 mm

Certificaciones y estándares

REACH, RoHS3

Tensión de alimentación mínima

2.5V

Estándar de automoción

No

Convertidores analógico/digital

24 x 12 Bit

Tipo de memoria de programa

Flash

Arquitectura del juego de instrucciones

RISC

Las MCU Microchip integran un amplio conjunto de periféricos independientes del núcleo, periféricos analógicos inteligentes y grandes memorias Flash/RAM/EEPROM. Estos dispositivos también ofrecen una serie de características de baja potencia, mejoras de rendimiento y opciones de flexibilidad de diseño que permiten fácil y rápidamente el complejo conjunto de funciones requeridas por muchas de las aplicaciones de control integradas actuales.

Arquitectura RISC optimizada para compilador C.

Entrada de reloj de hasta 64 MHz

ciclo de instrucción mínimo de 62,5 ns

Dos controladores de acceso directo a memoria (DMA)

Tamaños de fuente y destino programables por el usuario

Transferencias de datos activadas por hardware y software

Árbitro de bus de sistema con configurable por el usuario

Prioridades para el escáner y DMA1/DMA2 con respecto a la línea principal y la ejecución de interrupciones

Capacidad de interrupción vectorial

Prioridad alta/baja seleccionable

Latencia de interrupción fija

Dirección base de tabla vectorial programable

Pila de hardware de 31 niveles de profundidad

Enlaces relacionados