Microchip Microprocesador DSPIC33CH128MP506-I/MR dsPIC33CH128MP508 FAMILY CPU dual dsPIC33CH de 16 bits 16 bit MCU, DSP

No disponible actualmente
No sabemos si este producto volverá a estar disponible, ya que el fabricante lo está descatalogando.
Opciones de empaquetado:
Código RS:
175-7219
Nº ref. fabric.:
DSPIC33CH128MP506-I/MR
Fabricante:
Microchip
Encuentra productos similares seleccionando uno o varios atributos.
Seleccionar todo

Marca

Microchip

Serie

dsPIC33CH128MP508 FAMILY

Tipo de producto

Microprocesador

Núcleo del dispositivo

CPU dual dsPIC33CH de 16 bits

Ancho del bus de datos

16bit

Arquitectura del juego de instrucciones

MCU, DSP

Frecuencia del reloj máxima

200MHz

Tipo de montaje

Superficie

Encapsulado

QFN

Tensión de alimentación mínima

3V

Número de pines

64

Tensión de alimentación máxima

3.6V

Temperatura de Funcionamiento Mínima

-40°C

Temperatura de funcionamiento máxima

85°C

Altura

0.9mm

Longitud

9mm

Anchura

9 mm

Certificaciones y estándares

IEEE 1149.2

Estándar de automoción

No

Número de núcleos

2

Los desarrolladores de sistemas que diseñen aplicaciones de control integradas de alta calidad podrán beneficiarse de un nuevo controlador de señal digital (DSC) con dos núcleos DSC dsPIC en un único chip. La solución dsPIC33CH tiene un núcleo que funciona como maestro y otro como esclavo. El núcleo esclavo es útil para ejecutar código de control temporal dedicado. El núcleo maestro se ocupa de ejecutar la interfaz de usuario, la supervisión del sistema y las funciones de comunicación, todo ello adaptado a la aplicación final.

Condiciones de funcionamiento

3 V a 3,6 V, –40 °C a +125 °C

Núcleo: CPU de doble núcleo de 16 bits dsPIC33CH

Núcleo maestro de 90 MIPS y núcleo esclavo de 100 MIPS

Periféricos independientes de los núcleos maestro y esclavo

Recursos compartidos configurables para los núcleos maestro y esclavo

PLL programables y fuentes de reloj de oscilador

Activación y arranque rápidos

Oscilador interno de reserva

Modos de administración de baja potencia (inactivo, en reposo y retardo)

Reset de encendido y de caída de tensión integrados

Compatibilidad con desarrollo de depurador

Enlaces relacionados