Infineon Búfer de reloj PLL CY2308SXI-1 SOIC, 16 pines
- Código RS:
- 194-9014
- Nº ref. fabric.:
- CY2308SXI-1
- Fabricante:
- Infineon
Descuento aplicable por cantidad
Subtotal (1 unidad)*
9,89 €
(exc. IVA)
11,97 €
(inc.IVA)
Entrega GRATUITA para pedidos superiores a 80,00 €
Últimas existencias de RS
- Última(s) 3 unidad(es) disponible(s) para enviar desde otro centro de distribución
Unidad(es) | Por unidad |
|---|---|
| 1 - 9 | 9,89 € |
| 10 - 24 | 9,40 € |
| 25 - 49 | 9,00 € |
| 50 - 99 | 8,60 € |
| 100 + | 8,00 € |
*precio indicativo
- Código RS:
- 194-9014
- Nº ref. fabric.:
- CY2308SXI-1
- Fabricante:
- Infineon
Especificaciones
Documentación Técnica
Legislación y Conformidad
Datos del Producto
Encuentra productos similares seleccionando uno o varios atributos.
Seleccionar todo | Atributo | Valor |
|---|---|---|
| Marca | Infineon | |
| Tipo de producto | Búfer de reloj PLL | |
| Frecuencia de entrada máxima | 133.3MHz | |
| Encapsulado | SOIC | |
| Número de pines | 16 | |
| Temperatura de Funcionamiento Mínima | -40°C | |
| Temperatura de funcionamiento máxima | 85°C | |
| Anchura | 3.98 mm | |
| Longitud | 9.98mm | |
| Altura | 1.47mm | |
| Seleccionar todo | ||
|---|---|---|
Marca Infineon | ||
Tipo de producto Búfer de reloj PLL | ||
Frecuencia de entrada máxima 133.3MHz | ||
Encapsulado SOIC | ||
Número de pines 16 | ||
Temperatura de Funcionamiento Mínima -40°C | ||
Temperatura de funcionamiento máxima 85°C | ||
Anchura 3.98 mm | ||
Longitud 9.98mm | ||
Altura 1.47mm | ||
El CY2308 es un búfer de retardo cero de 3,3 V diseñado para distribuir relojes de alta velocidad en PC, estaciones de trabajo, comunicaciones de datos, telecomunicaciones y otras aplicaciones de alto rendimiento. La pieza tiene un PLL en chip que se bloquea a un reloj de entrada presentado en el contacto REF. La retroalimentación PLL se acciona desde el contacto FBK externo, por lo que el usuario tiene flexibilidad para elegir cualquiera de las salidas como entrada de retroalimentación y conectarla al contacto FBK. La desviación de entrada a salida es inferior a 250 ps y la desviación de salida a salida es inferior a 200 ps. El CY2308 tiene dos bancos de cuatro salidas cada uno controlado por las entradas seleccionadas como se muestra en la tabla de decodificación de entrada seleccionada en la página 3. Si no se requieren todos los relojes de salida, el banco B tiene tres estados. El reloj de entrada se aplica directamente a la salida con fines de prueba de chip y sistema mediante las entradas seleccionadas. El CY2308 PLL entra en un estado de desconexión cuando no hay bordes ascendentes en la entrada REF. En este modo, todas las salidas son de tres estados y el PLL se apaga, lo que resulta en menos de 25 μA de extracción de corriente.
