Microchip Dispositivo lógico programable complejo ATF1504AS-10AU100 ATF15xx 64 celdas, 64 I/O, EEPROM 10 bloques, 7.5 ns

Descuento aplicable por cantidad

Subtotal (1 paquete de 2 unidades)*

10,61 €

(exc. IVA)

12,838 €

(inc.IVA)

Add to Basket
Selecciona o escribe la cantidad
Disponibilidad de stock no accesible
Unidad(es)
Por unidad
Por Paquete*
2 - 85,305 €10,61 €
10 - 225,165 €10,33 €
24 - 985,03 €10,06 €
100 +4,915 €9,83 €

*precio indicativo

Opciones de empaquetado:
Código RS:
177-3626
Nº ref. fabric.:
ATF1504AS-10AU100
Fabricante:
Microchip
Encuentra productos similares seleccionando uno o varios atributos.
Seleccionar todo

Marca

Microchip

Tipo de producto

Dispositivo lógico programable complejo

Serie

ATF15xx

Número de macrocélulas

64

Número de E/S de usuario

64

Tiempo de retardo de propagación máximo

7.5ns

Tipo de memoria

EEPROM

Número de bloques/elementos lógicos

10

Programación del sistema

Tipo de montaje

Superficie

Encapsulado

TQFP

Tensión de alimentación mínima

3V

Temperatura de funcionamiento máxima

85°C

Número de pines

100

Temperatura de Funcionamiento Mínima

-40°C

Tensión de alimentación máxima

3.6V

Control de activación de salida individual

Longitud

14.1mm

Anchura

14.1 mm

Altura

1.05mm

Certificaciones y estándares

No

Frecuencia de funcionamiento máxima

125MHz

Soporte de reprogramación

Estándar de automoción

No

COO (País de Origen):
TW
El Atmel ®ATF1504AS(L) es un dispositivo lógico de programación compleja (CPLD) de altas prestaciones y alta densidad que utiliza la tecnología de memoria de borrado eléctrico de Atmel. Con 64 macrocélulas lógicas y hasta 68 entradas, integra fácilmente la lógica de varios TTL, SSI, MSI, LSI y PLD clásicos.

Dispositivo lógico programable complejo eléctricamente borrable de alta densidad

y alto rendimiento

64 macroceldas

5 términos de producto por macrocelda, ampliable a 40 por macrocelda

44, 84, 100 contactos

Retardo máximo contacto a contacto de 7,5 ns

Funcionamiento registrado a un máximo de 125 MHz

Recursos de enrutamiento mejorados

Capacidad de programación en sistema (ISP) a través de JTAG

Macrocélula lógica flexible

Biestables configurables con bloqueo D/T

Señales de control de registro individuales y globales

Activación de salida global e individual

Velocidad de subida de salida ajustable

Enlaces relacionados