Alliance Memory AEC-Q100 SDRAM MT40A1G16KH-062E:E TR, 16 GB, Superficie, Bola FBGA-96 16 bit, 96 pines
- Código RS:
- 425-246
- Nº ref. fabric.:
- MT40A1G16KH-062E:E TR
- Fabricante:
- Alliance Memory
No disponible
RS ya no dispondrá de este producto.
- Código RS:
- 425-246
- Nº ref. fabric.:
- MT40A1G16KH-062E:E TR
- Fabricante:
- Alliance Memory
Especificaciones
Documentación Técnica
Legislación y Conformidad
Datos del Producto
Encuentra productos similares seleccionando uno o varios atributos.
Seleccionar todo | Atributo | Valor |
|---|---|---|
| Marca | Alliance Memory | |
| Tamaño de la memoria | 16GB | |
| Tipo de producto | SDRAM | |
| Organización | 1G x 16 | |
| Ancho del bus de datos | 16bit | |
| Número de bits por palabra | 16 | |
| Frecuencia del reloj máxima | 2133MHz | |
| Tipo de montaje | Superficie | |
| Encapsulado | Bola FBGA-96 | |
| Número de pines | 96 | |
| Temperatura de Funcionamiento Mínima | 0°C | |
| Temperatura de funcionamiento máxima | 70°C | |
| Longitud | 9mm | |
| Anchura | 15 mm | |
| Certificaciones y estándares | JEDEC JESD-79-4 | |
| Serie | MT40A1G16 | |
| Tensión de alimentación máxima | 1.2V | |
| Tensión de alimentación mínima | 0.6V | |
| Estándar de automoción | AEC-Q100 | |
| Seleccionar todo | ||
|---|---|---|
Marca Alliance Memory | ||
Tamaño de la memoria 16GB | ||
Tipo de producto SDRAM | ||
Organización 1G x 16 | ||
Ancho del bus de datos 16bit | ||
Número de bits por palabra 16 | ||
Frecuencia del reloj máxima 2133MHz | ||
Tipo de montaje Superficie | ||
Encapsulado Bola FBGA-96 | ||
Número de pines 96 | ||
Temperatura de Funcionamiento Mínima 0°C | ||
Temperatura de funcionamiento máxima 70°C | ||
Longitud 9mm | ||
Anchura 15 mm | ||
Certificaciones y estándares JEDEC JESD-79-4 | ||
Serie MT40A1G16 | ||
Tensión de alimentación máxima 1.2V | ||
Tensión de alimentación mínima 0.6V | ||
Estándar de automoción AEC-Q100 | ||
- COO (País de Origen):
- CN
Esta DDR4 SDRAM de Alliance Memory es una memoria dinámica de acceso aleatorio de alta velocidad organizada internamente con ocho bancos. La DDR4 SDRAM utiliza una arquitectura 8n de Prefect para lograr un funcionamiento a alta velocidad. El funcionamiento comienza con el registro de un comando de activación, al que sigue un comando de lectura o escritura.
ZQ Calibración
Cumple la norma JEDEC
Nivelación de escritura
Conforme a RoHS
Enlaces relacionados
- Alliance Memory SDRAM MT40A1G16KH-062E:E Superficie, FBGA
- Alliance Memory SDRAM Superficie, FBGA
- Alliance Memory SDRAM AS4C1G16D4-062BCNTR Superficie 96 pines
- Alliance Memory SDRAM AS4C1G16D4-062BCN Superficie 96 pines
- Alliance Memory SDRAM MT40A512M16TD-062E:R TR Superficie 96 pines
- Alliance Memory SDRAM Superficie 96 pines
- Alliance Memory SDRAM Superficie, Bola FBGA-96 16 bit
- Alliance Memory SDRAM Superficie 96 pines
