Búfer de reloj PLL CY23EP09ZXI-1H, TSSOP, 16-pin

Descuento aplicable por cantidad

Subtotal (1 unidad)*

17,75 €

(exc. IVA)

21,48 €

(inc.IVA)

Add to Basket
Selecciona o escribe la cantidad
Información relativa a las existencias no accesible actualmente - Vuelva a comprobarlo más tarde
Unidad(es)
Por unidad
1 - 917,75 €
10 - 2414,43 €
25 - 4913,39 €
50 +12,28 €

*precio indicativo

Opciones de empaquetado:
Código RS:
194-9042
Nº ref. fabric.:
CY23EP09ZXI-1H
Fabricante:
Infineon
Encuentra productos similares seleccionando uno o varios atributos.
Seleccionar todo

Marca

Infineon

Número de Elementos por Chip

1

Corriente de Alimentación Máxima

30 mA, 45 mA

Frecuencia Máxima de Entrada

220MHZ

Tipo de Montaje

Montaje superficial

Tipo de Encapsulado

TSSOP

Conteo de Pines

16

Dimensiones

5.1 x 4.5 x 0.95mm

Longitud

5.1mm

Ancho

4.5mm

Altura

0.95mm

Tensión de Alimentación Máxima de Funcionamiento

3,6 V

Temperatura Máxima de Funcionamiento

+85 °C

Frecuencia de Salida Máxima

220MHZ

Tensión de Alimentación de Funcionamiento Mínima

3 V

Temperatura de Funcionamiento Mínima

-40 °C

Frecuencia de Salida Mínima

10MHZ

La versión -1H funciona con frecuencias de hasta 220 (200) MHz a 3,3 V (2,5 V) y tiene un accionamiento superior al de los dispositivos -1. Todas las piezas tienen PLL en chip que se bloquean en un reloj de entrada en el contacto Ref. La retroalimentación de bucle de enganche de fase (PLL) está en chip y se obtiene de la almohadilla CLKOUT. Hay dos bancos de cuatro salidas cada uno, que se pueden controlar mediante las entradas Select. Si no se necesitan todos los relojes de salida, el banco B puede tener tres puntos. Las entradas SELECT también permiten aplicar el reloj de entrada directamente a las salidas para pruebas de chip y sistema. El PLL entra en modo de apagado cuando no hay bordes ascendentes en la entrada Ref (menos de ∼2 MHz). En este estado, las salidas son de tres Estados y el PLL está desactivado, lo que da como resultado menos de 25 μA de consumo de corriente. En el caso especial cuando S2:S1 es 1:0, el PLL se omite y Ref se envía desde DC a la frecuencia máxima permitida. La pieza se comporta como un búfer de retardo distinto de cero en este modo, y las salidas no se indican tres.

Enlaces relacionados