Winbond SDRAM W972GG6KB25I, 2 GB, Superficie, Montaje superficial, WBGA 16 bit, 84 pines

No disponible actualmente
Desconocemos si volveremos a disponer de este artículo. RS tiene previsto retirarlo próximamente de nuestra gama de productos.
Código RS:
188-2584
Nº ref. fabric.:
W972GG6KB25I
Fabricante:
Winbond
Encuentra productos similares seleccionando uno o varios atributos.
Seleccionar todo

Marca

Winbond

Tipo de producto

SDRAM

Tamaño de la memoria

2GB

Organización

256M x 8 Bit

Ancho del bus de datos

16bit

Número de líneas de bus

17bit

Frecuencia del reloj máxima

533MHz

Número de bits por palabra

8

Tiempo de acceso aleatorio máximo

0.4ns

Número de palabras

256M

Tipo de montaje

Superficie, Montaje superficial

Encapsulado

WBGA

Temperatura de Funcionamiento Mínima

-40°C

Número de pines

84

Temperatura de funcionamiento máxima

95°C

Serie

W972GG6KB

Certificaciones y estándares

RoHS

Longitud

12.6mm

Anchura

8.1 mm

Altura

0.6mm

Estándar de automoción

No

Tensión de alimentación mínima

1.7V

Tensión de alimentación máxima

1.9V

Corriente de suministro

280mA

The W972GG6KB is a 2G bits DDR2 SDRAM, and speed involving -18, -25/25I, and -3/-3I.

Double Data Rate architecture: two data transfers per clock cycle

CAS Latency: 3, 4, 5, 6 and 7

Burst Length: 4 and 8

Bi-directional, differential data strobes (DQS and /DQS ) are transmitted / received with data

Edge-aligned with Read data and center-aligned with Write data

DLL aligns DQ and DQS transitions with clock

Differential clock inputs (CLK and /CLK)

Data masks (DM) for write data

Commands entered on each positive CLK edge, data and data mask are referenced to both edges of /DQS

Posted /CAS programmable additive latency supported to make command and data bus efficiency

Read Latency = Additive Latency plus CAS Latency (RL = AL + CL)

Off-Chip-Driver impedance adjustment (OCD) and On-Die-Termination (ODT) for better signal quality

Auto-precharge operation for read and write bursts

Auto Refresh and Self Refresh modes

Precharged Power Down and Active Power Down

Write Data Mask

Write Latency = Read Latency - 1 (WL = RL - 1)

Interface: SSTL_18

Enlaces relacionados