FPGA 5AGXBA5D6F31C6N, Arria V 190000 celdas, 1173 kbit, 11800 kbit, 1,07 → 1,13 V 896 pines FBGA
- Código RS:
- 790-7024
- Nº ref. fabric.:
- 5AGXBA5D6F31C6N
- Fabricante:
- Altera
Disponibilidad de stock no accesible
- Código RS:
- 790-7024
- Nº ref. fabric.:
- 5AGXBA5D6F31C6N
- Fabricante:
- Altera
Especificaciones
Documentación Técnica
Legislación y Conformidad
Datos del Producto
Encuentra productos similares seleccionando uno o varios atributos.
Seleccionar todo | Atributo | Valor |
|---|---|---|
| Marca | Altera | |
| Nombre de la Familia | Arria V | |
| Número de Células Lógicas | 190000 | |
| DSP Dedicado | Sí | |
| Número de Registros | 286792 | |
| Número de Multiplicadores | 1200 (18 x 18) | |
| Tipo de Montaje | Montaje superficial | |
| Tipo de Encapsulado | FBGA | |
| Conteo de Pines | 896 | |
| Número de Bits RAM | 1173 kbit, 11800 kbit | |
| Dimensiones | 31 x 31 x 2mm | |
| Altura | 2mm | |
| Longitud | 31mm | |
| Temperatura Máxima de Funcionamiento | +85 °C | |
| Temperatura de Funcionamiento Mínima | 0 °C | |
| Tensión de Alimentación Máxima de Funcionamiento | 1,13 V | |
| Tensión de Alimentación de Funcionamiento Mínima | 1,07 V | |
| Ancho | 31mm | |
| Seleccionar todo | ||
|---|---|---|
Marca Altera | ||
Nombre de la Familia Arria V | ||
Número de Células Lógicas 190000 | ||
DSP Dedicado Sí | ||
Número de Registros 286792 | ||
Número de Multiplicadores 1200 (18 x 18) | ||
Tipo de Montaje Montaje superficial | ||
Tipo de Encapsulado FBGA | ||
Conteo de Pines 896 | ||
Número de Bits RAM 1173 kbit, 11800 kbit | ||
Dimensiones 31 x 31 x 2mm | ||
Altura 2mm | ||
Longitud 31mm | ||
Temperatura Máxima de Funcionamiento +85 °C | ||
Temperatura de Funcionamiento Mínima 0 °C | ||
Tensión de Alimentación Máxima de Funcionamiento 1,13 V | ||
Tensión de Alimentación de Funcionamiento Mínima 1,07 V | ||
Ancho 31mm | ||
- COO (País de Origen):
- KR
FPGA, Altera
Un FPGA es un dispositivo semiconductor compuesto de una matriz de bloques lógicos configurables (CLB) conectados mediante interconexiones programables. El usuario determina estas interconexiones mediante programación SRAM. Un CLB puede ser simple (puertas Y, O, etc) o complejo (un bloque de RAM). FPGA permite realizar cambios en un diseño incluso después de haber soldado el dispositivo en un PCB.
Enlaces relacionados
- FPGA 5AGXBA7D6F31C6N 13660 kbit 113 V 896 pines FBGA
- FPGA 5AGXMA1D6F31C6N 463 kbit 113 V 896 pines FBGA
- FPGA 5AGXBA1D6F27C6N 463 kbit 113 V 672 pines FBGA
- Tarjeta inteligente Seeit ZCM1024C, 128 kbit
- Tarjeta inteligente Seeit ZCM512C, 64 kbit
- 64 Kbit serial I2C bus EEPROM
- Llave de impacto eléctrica SAM a batería 1173 par máx. 2240Nm
- FPGA 5CEBA4F17C8N 49000 puertas 18480 bloques07 → 1,13 V 256 pines FBGA
