FPGA 5AGXBA7D6F31C6N, Arria V 242000 celdas, 13660 kbit, 1448 kbit, 1,07 → 1,13 V 896 pines FBGA
- Código RS:
- 790-7030
- Nº ref. fabric.:
- 5AGXBA7D6F31C6N
- Fabricante:
- Altera
Disponibilidad de stock no accesible
- Código RS:
- 790-7030
- Nº ref. fabric.:
- 5AGXBA7D6F31C6N
- Fabricante:
- Altera
Especificaciones
Documentación Técnica
Legislación y Conformidad
Datos del Producto
Encuentra productos similares seleccionando uno o varios atributos.
Seleccionar todo | Atributo | Valor |
|---|---|---|
| Marca | Altera | |
| Nombre de la Familia | Arria V | |
| Número de Células Lógicas | 242000 | |
| DSP Dedicado | Sí | |
| Número de Registros | 366720 | |
| Número de Multiplicadores | 1600 (18 x 18) | |
| Tipo de Montaje | Montaje superficial | |
| Tipo de Encapsulado | FBGA | |
| Conteo de Pines | 896 | |
| Número de Bits RAM | 13660 kbit, 1448 kbit | |
| Dimensiones | 31 x 31 x 2mm | |
| Altura | 2mm | |
| Longitud | 31mm | |
| Ancho | 31mm | |
| Tensión de Alimentación de Funcionamiento Mínima | 1,07 V | |
| Tensión de Alimentación Máxima de Funcionamiento | 1,13 V | |
| Temperatura de Funcionamiento Mínima | 0 °C | |
| Temperatura Máxima de Funcionamiento | +85 °C | |
| Seleccionar todo | ||
|---|---|---|
Marca Altera | ||
Nombre de la Familia Arria V | ||
Número de Células Lógicas 242000 | ||
DSP Dedicado Sí | ||
Número de Registros 366720 | ||
Número de Multiplicadores 1600 (18 x 18) | ||
Tipo de Montaje Montaje superficial | ||
Tipo de Encapsulado FBGA | ||
Conteo de Pines 896 | ||
Número de Bits RAM 13660 kbit, 1448 kbit | ||
Dimensiones 31 x 31 x 2mm | ||
Altura 2mm | ||
Longitud 31mm | ||
Ancho 31mm | ||
Tensión de Alimentación de Funcionamiento Mínima 1,07 V | ||
Tensión de Alimentación Máxima de Funcionamiento 1,13 V | ||
Temperatura de Funcionamiento Mínima 0 °C | ||
Temperatura Máxima de Funcionamiento +85 °C | ||
- COO (País de Origen):
- KR
FPGA, Altera
Un FPGA es un dispositivo semiconductor compuesto de una matriz de bloques lógicos configurables (CLB) conectados mediante interconexiones programables. El usuario determina estas interconexiones mediante programación SRAM. Un CLB puede ser simple (puertas Y, O, etc) o complejo (un bloque de RAM). FPGA permite realizar cambios en un diseño incluso después de haber soldado el dispositivo en un PCB.
Enlaces relacionados
- FPGA 5AGXMA1D6F31C6N 463 kbit 113 V 896 pines FBGA
- FPGA 5AGXBA5D6F31C6N 1173 kbit 113 V 896 pines FBGA
- FPGA 5AGXBA1D6F27C6N 463 kbit 113 V 672 pines FBGA
- Cuadro de distribución HENSEL Mi 1448, ENYMOD
- Placa de desarrollo Sparkfun WIG-13660
- Tarjeta inteligente Seeit ZCM1024C, 128 kbit
- Tarjeta inteligente Seeit ZCM512C, 64 kbit
- 64 Kbit serial I2C bus EEPROM
