STMicroelectronics Microprocesador STM32MP235CAJ3 STM32MP23xC/F ARM Cortex A35, ARM Cortex M33 16 bit 32 bits, 64 bits,

La imagen representada puede no ser la del producto

Descuento aplicable por cantidad

Subtotal (1 unidad)*

30,13 €

(exc. IVA)

36,46 €

(inc.IVA)

Add to Basket
Selecciona o escribe la cantidad
Agotado temporalmente
  • Envío desde el 03 de noviembre de 2026
¿Necesitas comprar más? Introduce la nueva cantidad y clica en "Consultar fechas de entrega"

Unidad(es)
Por unidad
1 - 430,13 €
5 +29,23 €

*precio indicativo

Código RS:
482-993
Nº ref. fabric.:
STM32MP235CAJ3
Fabricante:
STMicroelectronics
Encuentra productos similares seleccionando uno o varios atributos.
Seleccionar todo

Marca

STMicroelectronics

Tipo de producto

Microprocesador

Serie

STM32MP23xC/F

Núcleo del dispositivo

ARM Cortex A35, ARM Cortex M33

Ancho del bus de datos

16bit

Arquitectura del juego de instrucciones

32 bits, 64 bits, ARM V8-A, ARM V8-M

Frecuencia del reloj máxima

1.5GHz

Tipo de interfaz

SPI, FMC Paralelo, NAND, LPDDR4, DDR3L, DDR4

Tensión de alimentación mínima

1.71V

Encapsulado

TFBGA361

Tensión de alimentación máxima

3.6V

Número de pines

361

Certificaciones y estándares

JEDEC

Estándar de automoción

No

Número de núcleos

2

COO (País de Origen):
TW
Los dispositivos MPU con doble Arm Cortex-A35 de STMicroelectronics se basan en el núcleo RISC de 64 bits Arm Cortex-A35 de uno o dos núcleos de alto rendimiento que funciona a una frecuencia de hasta 1,5 GHz. El procesador Cortex-A35 incluye una caché de instrucciones L1 de 32 Kb para cada CPU, una caché de datos L1 de 32 Kb para cada CPU y una caché L2 de 512 Kb. El procesador Cortex-A35 utiliza un pipeline de orden interno de 8 etapas altamente eficiente que se ha optimizado ampliamente para ofrecer todas las funciones de Armv8-A al tiempo que se maximiza la eficiencia energética y de área.

Sensores de temperatura interna

Bajo consumo

Gestión del reloj

Interfaz digital paralela de hasta 16 bits de entrada o salida

Dos interfaces de memoria Octo-SPI

Retención de memoria DDR en modo Standby

Controles para chip PMIC complementario

Enlaces relacionados